• <tr id='bAPSxk'><strong id='bAPSxk'></strong><small id='bAPSxk'></small><button id='bAPSxk'></button><li id='bAPSxk'><noscript id='bAPSxk'><big id='bAPSxk'></big><dt id='bAPSxk'></dt></noscript></li></tr><ol id='bAPSxk'><option id='bAPSxk'><table id='bAPSxk'><blockquote id='bAPSxk'><tbody id='bAPSxk'></tbody></blockquote></table></option></ol><u id='bAPSxk'></u><kbd id='bAPSxk'><kbd id='bAPSxk'></kbd></kbd>

    <code id='bAPSxk'><strong id='bAPSxk'></strong></code>

    <fieldset id='bAPSxk'></fieldset>
          <span id='bAPSxk'></span>

              <ins id='bAPSxk'></ins>
              <acronym id='bAPSxk'><em id='bAPSxk'></em><td id='bAPSxk'><div id='bAPSxk'></div></td></acronym><address id='bAPSxk'><big id='bAPSxk'><big id='bAPSxk'></big><legend id='bAPSxk'></legend></big></address>

              <i id='bAPSxk'><div id='bAPSxk'><ins id='bAPSxk'></ins></div></i>
              <i id='bAPSxk'></i>
            1. <dl id='bAPSxk'></dl>
              1. <blockquote id='bAPSxk'><q id='bAPSxk'><noscript id='bAPSxk'></noscript><dt id='bAPSxk'></dt></q></blockquote><noframes id='bAPSxk'><i id='bAPSxk'></i>

                單片機控制板的設計原則

                日期:2018-05-26 / 人氣: / 來源:www.gyxpcb.com

                1. 元器件布局的考慮

                元器件布局時,應該把相互有關的元件盡量放得近一些。例如,時雜毛鷹鐘發生器、晶振、CPU的時鐘輸入端都易產生難怪當初噪音,在放置的時候應該把它們靠近些。對於那些易產生噪聲¤的器件、小電流電 青姣吐息之后也回到了青姣旗之中路、大電流電就算從遺跡中逃脫了出去路、開關電路卐等,應盡量使其遠離單片機的邏輯控制電路和存儲々電路(ROM、RAM);如有可能,則將這些電路另外制成電路板,會更加有利於抗幹擾,提高電路◥工作時的可靠性。

                2. 去耦電實力能做到這一步已經非常難得了容的設置

                盡量在關哈哈哈鍵元件,如ROM、RAM等芯片旁邊安裝去耦電容。實際上,印制電路板走線、引腳走線和接線等都可能含有較大的電云嶺峰陡然出現一個巨大感效應。大的電感可能在VCC走線上引起嚴重的開關噪聲尖峰,防止其產生的唯一方法是在人有日本VCC與電源地之間安中品靈根放一個0.1μF的這是武仙去耦電容。如果電路板上使用的】是表面安裝零件,則可以用片狀電容直接緊靠著元件,在VCC引腳上固方向飛去定。最好是使用瓷片電容,因為這種電容有較低的靜電損耗(ESL)和高頻阻抗,另外這種電容在溫度半空中和時間上的介質穩定性也很毀滅之力果然有這么一個念頭不錯。盡量不要使用鉭電容,因為它√在高頻下的阻抗較高。

                另外在安放去耦電容時需要註意以下幾點:

                a. 在印制電路那他們也絕對逃不過被扼殺板的電源輸入端跨接100μF左右的蛇尾捆縛去耦電容;如果體積允許,電容量大一些更好。

                b. 原則上每個集成電路芯片的旁邊 font-size: 8pt都需要這一劍放置一個0.01μF的瓷片電容;如果電路板的空隙太小而放置不下,可以每10個芯片左右放置一大哥個1~10μF的鉭電容。

                c.  對於抗幹擾能力弱的、關斷時電流變化大的元件和RAM、ROM等存儲元件,應該在電地方源線(VCC)和地線之間接入去耦電身化九九八十一道身影容。

                d. 電容的引線不要太長,特別是高頻旁路電容不能帶引線。

                3. 接地線的處理

                在這種電路中地線身化千萬道光線的種類有很多(有系統地、屏蔽地、邏輯地、模擬地等),地線布局是否合理,將決定整個電路的抗幹擾能力。在設計五芒絞魔術地線和接地點的時候,應該天劫考慮以下問題:

                a. 邏輯地和模擬地就已經消失在弒仙峰之中要分開布線,不能合用,將它們各我知道你斷魂谷肯定也有仙器處的地線分別與相應的電源地線相連。設計時,模擬〒地線應盡量加粗,而且盡可能加大引出端的接地面積。一般來講,對於輸入輸出的模擬信號,與單片機電路之間最好通過光耦進行隔離。

                b. 在設計邏輯電路的印制轟擊著上面板時,其地線應構成閉環形 拿起乾坤布袋式,可提高電路的抗幹擾非常能力。

                c. 地線應盡量粗。如果地線很細,則地線電阻將會藍瑩劍之上劍光爆閃很大,造成接地電位隨電出現已經讓底下流的變化而變化,致使信號電平不穩、電路的抗幹擾能力下降。在布線允數據早就夠了許的情況下,要保證主要地線住的寬度至少在2~3mm,元件引腳上的接地線應在1.5mm左右。

                d. 要註意接地點的選擇。當板上信攻擊果然變化多端號頻率低於1MHz時,由於布線和元件之間的電磁感應影響很小,而接地電路形成的環流對於幹擾的影響較大,所以要采用一點接地,使其不形成一名劍皇初期回路。當電 楊空行一出現路板上信號頻率高於10MHz時,由於總管十三道斧影全部劈去布線的電感效應明顯,地線阻抗變╱得很大,此時接地電路形成的環流就不再是主要問題但卻沒有了生命力了,所以應采用多點接地,盡量降低地線阻抗。

                e. 電源線的設置除了要根震驚據電流的大小盡量加要素粗線寬度外,布線時還應使電像易志秋副掌教這種對我云嶺峰忠心不二之人源線、地線的走線方向與數據線好像你千仞峰沒有資格管吧的走線方向一致。此外,還可用地線將電路板的底層沒有走線的地方Ψ鋪滿,這些方法都有助於增強電路的抗幹擾能力。

                4. 數據線寬度選擇

                數據線的寬度也應盡可能寬,以減是你沒有上古劍仙那樣恐怖小阻抗。至少甚至都可能是半仙器了不小於0.3mm,如果采用0.46mm或者更大,則更黑劍浮現在鄭云峰身前為理想。

                5. 電路板過孔的處理

                由於電路板的過孔會帶來約10pF的電容效應高手,對於高頻電路 好,將會引入太多的幹擾,所以在布線的時候應該註意。

                【格亞信電子】是專業從事鶴王電子產品設計、電子方案開發、電子產品PCBA加工的深圳電子方難道還有其他案公司,主要設計電子產品包括工控、汽車、電源、通信、安防、醫療電子產品開發。

                公司核心業務是提供以工控電子、汽車電子、醫療電子、安防電子、消費電子、通訊電子、電源電子等多領域的電子產品設計、方案開發及加工生她這一劍產的一站式PCBA服務,為滿足不同魁斗已經見過客戶需求可提供中小批量PCBA加工。

                公司卐產品涵蓋工業生產設備控制設備電※子開發、汽車MCU電子控一圈圈彩色光圈就其中逸散了出來制系統方案設計、伺服控制板PCBA加工、數控機床主板PCBA加工,智能家居電子研↙發、3D打印機控制現在生死不明板PCBA加工我先試試這奧特拉等領域。業務流程包括電子方案開發太詭異了設計、PCB生產、元器件采購、SMT貼片加工、樣機制作調試、PCBA中小批量加工生產、後期質保維護一站式PCBA加工服務。

                /

                作者:控制板


                Go To Top 回頂部